

74HC595D是高速硅栅CMOS器件,接脚兼容低功耗肖特基TTL电路(LSTTL)。它符合JEDEC标准no.7A.
74HC595D由八段带有存储寄存器和三态输出的串行移位寄存器组成。而移位寄存器和存储寄存器拥有分开的时钟。
数据在移位时钟SH_CP的上升沿到来时进行移位传输,而在存储时钟ST_CP的上升沿到来时由移位寄存器传输到存储寄存器。如果把两个时钟接在一起,那么移位寄存器上的数据总是比存储寄存器提前一个时钟脉冲的时间
移位寄存器有一个串行输入端(DS)和一个作为级联的串行输出端(Q7’),同时拥有一个异步的复位端(低电平有效)。存储寄存器有八位并行的带有三态输出的
总线驱动输出端,当输出使能端(OE)为低电平时,输出端为正常输出,反之,OE为高电平时,输出为高阻关闭状态。